Clock時鐘電路PCB設計布局布線要求

發布時間:2023-11-14 閱讀量:442 來源: 我愛方案網 作者:

【導讀】時鐘電路就是作為計時功能準確運動的振蕩電路,任何工作都是依照時間順序,那么產生這個時間的電路就是時鐘電路,時鐘電路一般是由晶體振蕩器/諧振器、控制芯片/RTC芯片以及匹配電容組成。


時鐘電路就是作為計時功能準確運動的振蕩電路,任何工作都是依照時間順序,那么產生這個時間的電路就是時鐘電路,時鐘電路一般是由晶體振蕩器/諧振器、控制芯片/RTC芯片以及匹配電容組成,如圖1所示。


Clock時鐘電路PCB設計布局布線要求 

如圖1

 

針對時鐘電路PCB設計有以下注意事項:

1、晶體電路布局需要優先考慮,布局整體緊湊,布局時應與芯片在同一層并盡量靠近放置,以避免打過孔,晶體走線盡可能的短,遠離干擾源,盡量遠離板邊緣;

 

2、如果出現晶體電路在布局過程中與芯片放置在不同層的情況,應盡可能的讓靠近芯片,讓走線變短,并需要將晶體走線全程進行包地處理,以避免被干擾;

 

3、晶體以及時鐘信號走線需要全程包地處理,包地線每隔200-300mil至少添加一個GND過孔,并且必須保證鄰層的地參考面完整,如圖2所示;

 

4、晶體的當前層可圍繞其進行GND走線形成地環,在地環放置GND過孔,連接到相鄰的GND平面層,用以隔離噪聲,如圖2所示。


Clock時鐘電路PCB設計布局布線要求 

如圖2


4、時鐘走線Xin與Xout以及晶體下方投影區域禁止任何走線,避免噪聲耦合進入時鐘電路;

 

5、晶體下面相鄰層必須保證完整的參考平面,避免出現跨分割現象,有助于隔離噪聲,保持晶體輸出,如下圖3所示。


Clock時鐘電路PCB設計布局布線要求 

如圖3


相關資訊
將三星擠下神壇,SK海力士成為服務器DRAM市場新霸主

近日,SK海力士發布2023財年第三季度財務報告。報告顯示,SK海力士三季度盡管整體仍陷虧損,但因高性能半導體存儲器產品為中心的市場需求增加,公司業績在第一季度低點過后持續改善,特別是面向AI的代表性存儲器HBM3、高容量DDR5 DRAM和高性能移動DRAM等主力產品的銷售勢頭良好,與上季度相比營業收入增長24%,營業損失減少38%。

作為電動汽車的“大腦”,VCU的好壞與電動汽車的性能息息相關

控制器是指按照預定順序改變主電路或控制電路的接線和改變電路中電阻值來控制電動機的啟動、調速、制動和反向的主令裝置。它是發布命令的“決策機構”,即完成協調和指揮整個計算機系統的操作??刂破鞣N類繁多,主要有組合邏輯控制器、微程序控制器和電動汽車控制器等。接下來,快包分析師將重點講解用于控制電動汽車的整車控制器(VCU),同時,也為快包服務商推薦了相關項目開發需求。

開發測量CBT傳感器產品的剛柔結合電路板的通用設計指南

作為一種柔性可穿戴熱檢測器件,CBT貼片能準確估計人體CBT。如何才能設計出一個高精度(±0.1°C)的溫度檢測電路?本文以德州A&M大學和ADI聯合開發的CBT傳感器為例,講解了電路設計注意事項。如何布局?如何走線?才能平衡熱、電、機械之間的性能,最終做出成功設計。

首款國產LPDDR5存儲芯片來了!

長鑫存儲推出國內首款LPDDR5產品

第102屆中國電子展圓滿落幕丨精彩不散場,期待再相聚

11月24日,為期三天的第102屆中國電子展在上海新國際博覽中心圓滿落幕!這里是創新和思維迸發的熱土,是精英和專業人才的匯聚地,是市場最新動態的接收站,是拓展元氣新興市場的聚寶盆!

欧美日韩在线视频,坐公交忘穿内裤被挺进老外,丁香婷婷色五月激情综合深爱,学霸在学渣的肚子里放水果